Tổng quan:
Kít FPGA Virtex-7 là một platform đầy đủ tính năng, độ linh động cao, giao diện nối tiếp tốc độ cao sử dụng Virtex-7 XC7VX485T-2FFG1761C và bao gồm cá thành phần cơ bản: phần cứng, công cụ thiết kế, IP, và các thiết kế tham khảo kiểm tra trước, kết nối nối tiếp và giao tiếp bộ nhớ tiên tiến. Các thiết kế tham khảo kiểm tra trước được đi kèm và các đầu nối xếp chồng (Mezzanine Connector) FPGA chuẩn công nghiệp (FMC) cho phép mở rộng và tùy biến với thẻ con.
Bao gồm:
- Bo đánh giá VC707 VC707 XC7VX485T-2FFG1761C
- Phần thiết kế Design Vivado hoàn chỉnh: phiên bản thiết kế
- Thiết bị được khóa đính vào Virtex-7 XC7VX485T FPGA
- Thẻ đánh giá AMS 101
- Hướng dẫn làm quen
- Cáp và nguồn cấp
- Nội dung tải về thêm, bao gồm:
- Các thiết kế tham khảo, thiết kế mẫu, và Demo
Chíp FPGA: Virtex XC7VX485T-2FFG1761C
Cấu hình
- Mạch cấu hình JTAG trên board cho phép cấu hình qua USB
- Đầu đọc JTAG được cung cấp cho sử dụng với cáp nạp tải Xilinx như Platform Flash USB II
- Linear BPI Flash 128MB (1024Mb) cho cấu hình PCIe
- FLASH SPI Quad 16 Mb
Bộ nhớ
- 1GB DDR3 SODIMM 800MHz / 1600Mbps
- Linear BPI Flash 128MB (1024Mb) cho cấu hình PCIe
- Khe thẻ SD
- EEPROM IIC 8Kb
Giao tiếp và mạng
- Gigabit Ethernet GMII, RGMII and SGMII
- SFP + đầu nối thu phát
- Cổng GTX ( TX, RX) với 4 đầu nối SMA
- UART tới cầu USB
- PCI Express với đầu nối cạnh x8
Hiển thị:
- HDMI Video OUT
- 2 x16 LCD display
- 8X LEDs
Đầu nối mở rộng
- FMC1 - HPC
- FMC2-HPC
- Nguồn biến đổi hỗ trợ điện áp: 1.8V
- IIC
Xung nhịp
- Bộ tạo dao động 200 MHz
- Sử dụng xung nhịp hệ thống cho FPGA
- Bộ tạo động lập trình được với 156.250 MHz như một đầu ra mặc định
- Tần số mặc định cho các ứng dụng Ethernet nhưng bộ tạo dao động được lập trình cho nhiều người dùng cuối.
- Đầu vào Clock SMA Differential
- Đầu vào tham chiếu GTX SMA Differential
- Xung nhịp suy giảm Jitter
- Sử dụng xung nhịp để hỗ trợ các ứng dụng CPRI/OBSAI mà thực hiện hồi phục xung nhịp từ một người dùng cung cấp SFP/SFP + mô-đun
Điều khiển và I/O
- 5 nút nhấn
- 8 công tắc DIP
- Rotary Encoder Switch (3 I/O)
- Đầu đọc Header FAN AMS (2 I/O)
Nguồn
- 12V wall adapter or ATX
- Khả năng đo điện áp và dòng điện
Sửa lỗi và đầu vào tương tự
- Header GPIO 8, LCD 9 chân có thể tháo ra được
- Cổng (AMS) tín hiệu trộn tương tự
AMS 101 Evaluation Card
Tính năng chính:
Tải AMS Evaluator và các files thiết kế tại trang Web Xilinx
- Kết nối thẻ đánh giá tương tự (Analog evaluation card) tới XADC header
- Đánh giá XADC 12-bit, 17 kênh, ADC kép 1 Msps và công nghệ tín hiệu trộn tương tự.
- Các chân và các kẹp nhỏ BNC cho phép kết nối các tín hiệu đầu vào tương tự ngoài
DAC kép 16 bit trên bo cho các tín hiệu kiểm tra tương tự
Thiết kế tham khảo cho phép sử dụng sóng Sin và các tín hiệu kiểm tra một chiều
Cặp thẻ đánh giá AMS101 với công cụ AMS Evaluator để phân tích dữ liệu tương tự, đo điện áp và nhiệt độ trong, và lưu dữ liệu vào một file .csv
--------------Còn tiếp------------------